复位电路-altium_designer_内电层与内电层分割教程

时间:2021-06-09 17:38:12
【文件属性】:
文件名称:复位电路-altium_designer_内电层与内电层分割教程
文件大小:1.73MB
文件格式:PDF
更新时间:2021-06-09 17:38:12
ssd1306 4.2 掉电和上电顺序 为了保护 OEL面板,并延长面板的使用寿命,驱动 IC电/掉电程序应包括开启 /关闭在高电压和低电压电 源之间的延迟时间。它使 OEL面板足够的时间来完成充电操作及术后 /前放电。 4.2.1 上电顺序 : 1. 上电 VDD 2. 发送显示关闭命令 3. 初始化 4. 清除屏幕 5. 上电 VCC/ VBAT 6. 100ms的延迟 (当VCC是稳定的) 7. 发送显示器上的命令 4.2.2 掉电顺序 1. 发送显示关闭命令 2. 掉电 VCC/ VBAT 3. 100ms的延迟 (当VCC/ VBAT是达到 0和面板完全放电) 4. 掉电 VDD 注意13 : 1) 因为ESD保护电路连接在 VDD和VCC之间的驱动器 IC的内部, VCC变得比VDD低每当VDD为ON 和VCC为OFF。 2) VCC / VBAT应保持浮动(禁用),当它熄灭。 3) 电源插脚 (VDD,VCC VBAT)在任何情况下不能拉到地面。 4) VDD VCC之前不应该断电 / VBAT断电。 4.3 复位电路 RES #输入较低时 ,芯片初始化以下状态 1. 显示屏关闭 2. 128× 64显示模式 3. 普通段和显示数据行和列地址的映射( SEG0映射到列地址的 00H和COM0映射到行地址 00H) 4. 移位寄存器的数据清晰的串行接口 5. 显示线设置在显示 RAM地址0开始 6. 列地址计数器设置为 0 7. COM的正常扫描方向输出 8. 对比控制寄存器设置为 7跳频 9. 正常显示模式 (相当于A4h命令 VDD of f VDD Di sp lay o ff VCC / V b at of f VSS/ Ground VCC/V bat Di sp la y on VDD VD D / VBAT o n VCC o n VSS/Ground VCC GoldenMorning Electronic

网友评论