文件名称:基于循环映射的可重构处理器设计 (2009年)
文件大小:935KB
文件格式:PDF
更新时间:2024-06-14 04:08:59
自然科学 论文
提出了一种适合循环任务执行的可重构处理器 。该处理器通过循环控制器实现循环的自动执行,并采用数据分发技术和不对称先进先出缓存(FIFO)技术,将可重构阵列内部数据传输效率提高 8倍 。在现场可编程门阵列(FPGA)系统上验证了活动图像专家组-4的高等视频编码( H.264)中整数反离散余弦变换( IDCT)、运动估计及活动图像专家组-2(MPEG-2)中的 IDCT等多种媒体核心算法 。相比于类似的结构,该可重构处理器在不增加阵列规模的情况下,性能平均提升 3.5倍 。