文件名称:硬件设计41之什么是RMII、RGMII
文件大小:125KB
文件格式:PDF
更新时间:2023-12-09 13:50:13
phy
为了产生TX_CLK和RX_CLK时钟信号,外接的PHY模块必需有来自外部的25MHz时钟驱动。该时钟不需要与MAC时钟相 同。可以使用外部的25MHz晶体或者GD32F107xx微控制器的MCO引脚提供这一时钟。当时钟来源MCO引脚时需配置合适的 PLL,保证MCO引脚输出的时钟为25MHZ。
文件名称:硬件设计41之什么是RMII、RGMII
文件大小:125KB
文件格式:PDF
更新时间:2023-12-09 13:50:13
phy
为了产生TX_CLK和RX_CLK时钟信号,外接的PHY模块必需有来自外部的25MHz时钟驱动。该时钟不需要与MAC时钟相 同。可以使用外部的25MHz晶体或者GD32F107xx微控制器的MCO引脚提供这一时钟。当时钟来源MCO引脚时需配置合适的 PLL,保证MCO引脚输出的时钟为25MHZ。