文件名称:CMOS 3~5GHz超宽带低噪声放大器的设计 (2010年)
文件大小:230KB
文件格式:PDF
更新时间:2024-05-16 00:49:47
自然科学 论文
设计了一个应用于超宽带(UWB)系统的3~5GHz超宽带低噪声放大器。电路由二阶切比雪夫滤波器,电阻并联反馈,两级共源共栅结构,源级跟随器组成。低噪声放大器采用0.18μmcMOS工艺进行设计,利用ADS 2006 A进行仿真。结果表明,低噪声放大器在3~5GHz带宽范围内噪声系数(NF)小于2dB,功率增益在23.9~24.8dB之间,输入端口反射系数小于-10dB,输出端口反射系数小于-15dB,IIP3为-11dBm在1.8V的电源电压下,核心电路功耗为10mw。