文件名称:JPEG2000 EBCOT编码器的VLSI结构设计 (2003年)
文件大小:315KB
文件格式:PDF
更新时间:2024-05-30 08:25:43
自然科学 论文
采用并行运算和动态内存控制DMC(dynamic memory control)的结构完成了EBCOT(embedded block coding with optimized truncation)编码器的VLSI设计。在保证编码速度的前提下,最大限度降低了片内存储器的访问频率,同时将片内小波系数缓存量减少了60%以上。在200MHz的工作主频下,每秒可以完成20帧分辨率为1024×1024×24比特图像的JPEG2000编码。该EBCOT编码器已经作为单独的IP核应用于目前正在开发的JPEG2000图