论文研究-HEVC帧内预测Planar和DC模式的VLSI架构设计与实现.pdf

时间:2022-09-26 22:37:21
【文件属性】:

文件名称:论文研究-HEVC帧内预测Planar和DC模式的VLSI架构设计与实现.pdf

文件大小:504KB

文件格式:PDF

更新时间:2022-09-26 22:37:21

论文研究

在研究新一代高性能视频编码标准(HEVC)帧内预测中planar和DC模式预测算法的基础上,分别设计了高效VLSI架构,通过状态机的自适应控制和模块的复用来实现速度的提高和面积的减少。针对planar模式,设计了一种基于状态机自适应控制的寄存器累加架构;针对DC模式,设计了一种基于算法的分割处理架构。实验结果表明,所设计的架构在TSMC180 nm的工艺下最高频率为350 MHz,面积合计为68.1 kgate,能够实现对4∶2∶0格式7 680×4 320@30 f/s视频序列的实时编码,最高工作频率可以达到23.4 MHz。


网友评论