文件名称:logicbone:Logicbone ECP5开发板
文件大小:11.86MB
文件格式:ZIP
更新时间:2024-04-10 19:27:16
KiCadLayout
逻辑骨 当找不到所需的开发板时,为什么不自己制作呢? 该项目旨在设计一个功能丰富的FPGA开发板,该开发板与诸如 , 和类的开源FPGA综合工具,同时还面向需要更快IO的大型逻辑设计。该委员会提出的要求按优先顺序排列: 与开源FPGA综合工具的兼容性。 至少4Gb的高速内存,最好至少8Gb。 至少一个以太网接口。 与现有扩展接口的兼容性。 USB接口,用于编程,调试和供电。 可作为开源硬件获得许可。 该开发板的最终目标是实例化诸如RISC-V之类的软核处理器,并使用它来引导具有网络功能Linux操作系统。 为此,该板设计为与Beaglebone Black机械和电气兼容,但具有Lattice ECP5 FPGA(可提供高达85k LUT的逻辑尺寸)以及用于DDR3 DQS加速和MIPI接口的精选硬件模块。 ,DSP和3Gbps SERDES。 特征 该板的主要功能包括: 莱迪思ECP5(
【文件预览】:
logicbone-master
----logicbone.sch(8KB)
----ddr3-tuning.ods(25KB)
----.gitignore(423B)
----gerbers()
--------logicbone-Gnd3_Cu.g7(828KB)
--------logicbone-Gnd1_Cu.g2(847KB)
--------logicbone-Pwr1_Cu.g4(742KB)
--------logicbone-F_Paste.gtp(519KB)
--------logicbone-Gnd2_Cu.g5(827KB)
--------logicbone-NPTH.drl(289B)
--------logicbone-Sig1_Cu.g3(714KB)
--------logicbone-PTH.drl(11KB)
--------logicbone-F_SilkS.gto(40KB)
--------logicbone-Sig2_Cu.g6(616KB)
--------logicbone-B_Mask.gbs(430KB)
--------logicbone-F_Cu.gtl(1.5MB)
--------logicbone-F_Mask.gts(1.05MB)
--------logicbone-Edge_Cuts.gm1(1KB)
--------logicbone-B_SilkS.gbo(9KB)
--------logicbone-B_Cu.gbl(1.52MB)
--------logicbone-B_Paste.gbp(514KB)
----logicbone.dcm(3KB)
----footprints.pretty()
--------DFN6_1.6x2mm.kicad_mod(1KB)
--------BGA-676_26x26_23.0x23.0mm.kicad_mod(45KB)
--------USB4110.kicad_mod(2KB)
--------FBGA-96_10.0x14.0mm_DDR3L_P0.8mm.kicad_mod(9KB)
--------oshw-logo.kicad_mod(25KB)
--------MEM2075.kicad_mod(2KB)
--------TE-2199230-4.kicad_mod(6KB)
--------WSON-10EP-2x2mm.kicad_mod(2KB)
--------caBGA-381_20x20_17.0x17.0mm.kicad_mod(32KB)
--------wurth-9774025360.kicad_mod(860B)
--------Molex-1054500101.kicad_mod(4KB)
--------TE-2199119-4.kicad_mod(6KB)
--------WLCSP-12_3x4_1.3x1.8mm.kicad_mod(3KB)
--------UQFN10.kicad_mod(1KB)
--------caBGA-554_26x26_23.0x23.0mm.kicad_mod(45KB)
--------ARJM11B1_502.kicad_mod(4KB)
----sym-lib-table(261B)
----graphics()
--------Makefile(196B)
--------render-angle.png(653KB)
--------render-front.png(830KB)
--------oshw-logo.svg(6KB)
--------render-back.png(1021KB)
----cern_ohl_v_1_2_howto.pdf(55KB)
----fpga-serdes.sch(33KB)
----logicbone-bom.ods(27KB)
----ethernet.sch(44KB)
----logicbone.lib(80KB)
----LICENSE.txt(9KB)
----.gitmodules(92B)
----logicbone.pro(5KB)
----package3d()
--------cabga-381-ecp5.csg(71KB)
--------c-2199119-4-c-3d.stp(2.15MB)
--------PTS810.step(173KB)
--------1054500101.stp(573KB)
--------bb-pin-header-2x23.step(2.56MB)
--------bb-pin-header-2x23.FCStd(485KB)
--------microsd-mem2075.step(1.28MB)
--------arjm11b1-502.step(306KB)
--------c-2199230-4-b2-3d.stp(1.91MB)
--------arjm11b1-502.fcstd(197KB)
--------wurth-9774025360.step(537KB)
--------wlcsp-12-p04mm.csg(3KB)
--------WSON10-2x2mm-EP.step(339KB)
--------usb4085.step(976KB)
--------cabga-381-ecp5.step(1.21MB)
--------dfn6-2x1.6mm.step(217KB)
--------usb4085.fcstd(439KB)
--------microsd-mem2075.fcstd(1.26MB)
--------wlcsp12-p04mm.step(93KB)
--------usb4110.fcstd(1.23MB)
--------usb4110.step(1.15MB)
----README.md(3KB)
----logicbone.pdf(857KB)
----PRODUCT.txt(151B)
----fpga-memory.sch(32KB)
----supervisor.sch(37KB)
----kicad-magic()
----logicbone.kicad_pcb(4.73MB)
----CHANGES.md(284B)
----fp-lib-table(218B)
----.gitattributes(139B)
----exp-headers.sch(28KB)
----fpga-io.sch(30KB)
----ddr3-power.sch(33KB)
----fpga-power.sch(74KB)