基于FPGA的晶闸管过零触发调功电路设计.pdf

时间:2023-01-12 02:38:11
【文件属性】:
文件名称:基于FPGA的晶闸管过零触发调功电路设计.pdf
文件大小:495KB
文件格式:PDF
更新时间:2023-01-12 02:38:11
FPGA 晶闸管 过零触发 本文针对传统的用模拟电路方法设计晶闸管过零触发脉冲电路的缺点 ,采 用 FPGA 为 核 心,设 计 了 一 个 8 级 功 率 可 调的晶闸管过零触发电路,该电路包括三部分:过 零 脉 冲 产 生 ;控 制 信 号 产 生 ;负载触发脉冲产生 。 三相同步方波信号输入该电 路 后,将 产 生 6 路脉冲个数可调的过零触发信号 ,从而实现对负载功率的调节 。 文 章 采 用 QuartsⅡ平 台 仿 真 ,VHDL 语 言实 现 编 程,电 路 简 单 实 用,可 靠 性 高。

网友评论