文件名称:基于FPGA的全同步数字频率计的设计与实现 (2008年)
文件大小:515KB
文件格式:PDF
更新时间:2024-06-17 07:56:21
工程技术 论文
利用全同步频率测量原理,通过 FPGA(Field Programmalbe Gata Array)芯片,运用 VHDL语言编程设计一个全同步数字式频率计,消除了±1的计数误差,测频范围在 DC~100 MHz,给出了各模块的VHDL设计方法和仿真波形。并且可以利用 FPGA芯片构成系统板,具有较高的实用性和可靠性。