文件名称:基于DSP阵列的并行信息处理系统的硬件设计
文件大小:3.17MB
文件格式:PDF
更新时间:2015-01-24 04:14:30
DSP阵列 硬件设计 信息处理
硕士研究生论文,论述了两种通用并行信息处理系统的实现。通用并行信息处理系统一般都采用DSP和FPGA混合的架构。在DSP中实现数据处理算法;在FPGA中完成数据预处理、高速传输和其它控制逻辑。两种器件相互配合可以充分发挥各自的优势,提高系统运算性能和传输带宽。有较高的参考价值
文件名称:基于DSP阵列的并行信息处理系统的硬件设计
文件大小:3.17MB
文件格式:PDF
更新时间:2015-01-24 04:14:30
DSP阵列 硬件设计 信息处理
硕士研究生论文,论述了两种通用并行信息处理系统的实现。通用并行信息处理系统一般都采用DSP和FPGA混合的架构。在DSP中实现数据处理算法;在FPGA中完成数据预处理、高速传输和其它控制逻辑。两种器件相互配合可以充分发挥各自的优势,提高系统运算性能和传输带宽。有较高的参考价值