文件名称:中兴_信号完整性终稿
文件大小:1.64MB
文件格式:DOC
更新时间:2018-02-21 06:37:18
信号完整性 emc 阻抗
近年来,通讯技术、计算机技术的发展越来越快,高速数字电路在设计中的运用越来越多,数字接入设备的交换能力已从百兆、千兆发展到几十千兆。高速数字电路设计对信号完整性技术的需求越来越迫切。 在中、大规模电子系统的设计中,系统地综合运用信号完整性技术可以带来很多好处,如缩短研发周期、降低产品成本、降低研发成本、提高产品性能、提高产品可靠性。 数字电路在具有逻辑电路功能的同时,也具有丰富的模拟特性,电路设计工程师需要通过精确测定、或估算各种噪声的幅度及其时域变化,将电路抗干扰能力精确分配给各种噪声,经过精心设计和权衡,控制总噪声不超过电路的抗干扰能力,保证产品性能的可靠实现。 为了满足中兴上研一所的科研需要,我们在去年和今年关于信号完整性技术合作的基础上,克服时间紧、任务重的困难,编写了这份硬件设计培训系列教材的“信号完整性”部分。由于我们的经验和知识所限,这部分教材肯定有不完善之处,欢迎广大读者和专家批评指正。 本教材的对象是所内硬件设计工程师,针对我所的实际情况,选编了第一章——导论、第二章——数字电路工作原理、第三章——传输线理论、第四章——直流供电系统设计,相信会给大家带来益处。同时,也希望通过我们的不懈努力能消除大家在信号完整性方面的烦脑。