基于VHDL的fifo设计

时间:2015-03-28 04:47:20
【文件属性】:

文件名称:基于VHDL的fifo设计

文件大小:370KB

文件格式:RAR

更新时间:2015-03-28 04:47:20

fifo

有截图,有完整的程序 FIFO是英文First In First Out 的缩写,是一种先进先出的数据缓存器,他与普通存储器的区别是没有外部读写地址线,这样使用起来非常简单,但缺点就是只能顺序写入数据,顺序的读出数据,其数据地址由内部读写指针自动加1完成,不能像普通存储器那样可以由地址线决定读取或写入某个指定的地址。


【文件预览】:
FIFO的VHDL设计.doc
fifo
----f1.jpg(117KB)
----程序.txt(2KB)
----f1()
--------f1.map.rpt(33KB)
--------f1.qpf(1KB)
--------f1.vhd(7KB)
--------f1.pin(20KB)
--------f1.fit.smsg(513B)
--------f1.cmp(1KB)
--------f1.vwf(10KB)
--------f1.done(26B)
--------f1.flow.rpt(8KB)
--------f1.qsf(3KB)
--------f1.qip(343B)
--------f1.bsf(3KB)
--------f1_waveforms.html(1KB)
--------f1.fit.rpt(120KB)
--------incremental_db()
--------f1.asm.rpt(7KB)
--------f1.map.summary(450B)
--------f1_wave1.jpg(95KB)
--------f1.pof(512KB)
--------f1.tan.rpt(191KB)
--------f1.fit.summary(592B)
--------f1_wave0.jpg(93KB)
--------f1.tan.summary(2KB)
--------Block1.bdf(7KB)
--------f1.sof(148KB)
--------f1.sim.rpt(66KB)

网友评论

  • 东西还不错,但是quartus2中有现成的可以调用,不知道xilinx的可不可以
  • 入门学习中,还不错。