文件名称:基于CORDIC算法的复数除法器FPGA实现
文件大小:500KB
文件格式:PDF
更新时间:2016-12-04 13:14:24
cordic 复数除法 fpga
在现代数字信号处理电路设计中, 除法器有着广泛的应用。这里阐述一种复数除法器的设计思想和实现方法, 引入CORDIC 算法到复数的除法运算中, 利用CORDIC 旋转操作来代替乘、加法操作, 然后采用双比特移位操作得到最终运 算结果。经CORDIC 旋转后数据最多只放大2 位位宽, 因此可以减少硬件实现中的器件迭代次数。经过FPGA 验证结果表 明, 整个设计运算速度快、节省器件, 并且计算精度高。