FPGA+DSP的高速AD采集处理开发详解.pdf

时间:2023-07-10 08:35:53
【文件属性】:

文件名称:FPGA+DSP的高速AD采集处理开发详解.pdf

文件大小:2.51MB

文件格式:PDF

更新时间:2023-07-10 08:35:53

DSP 技术文章

案例说明 1.Kintex-7 FPGA使用SRIO IP核作为Initiator,通过AD9613模块采集AD数据。AD9613采样率为250MSPS,双通道12bit,12bit按照16bit发送,因此数据量为16bit * 2 * 250M = 8Gbps; 2.AD数据通过SRIO由Kintex-7发送到C6678 DSP(Target)的0x0C3F0000~0x0C3F7FFF的地址空间,数据量为32KByte,使用SWRITE方式,期间每传16KByte数据后就发送一个DOORBELL信息,让C6678做乒乓处理。Kintex-7通过SRIO与C6678连接,共4个lane,每个lane的通信速率为5Gbps,数据有效带宽为20Gbps * 80% = 16Gbps; 3.采集到的AD数据可分别通过Xilinx Vivado和TI CCS软件查看波形,并在C6678做FFT处理。 此开发案例基于创龙Kintex-7+C6678评估板TL6678F-EasyEVM进行。


网友评论

  • 内容不错,有帮助