100MHZ数字存储示波器数字系统设计

时间:2011-11-04 11:22:55
【文件属性】:

文件名称:100MHZ数字存储示波器数字系统设计

文件大小:2.29MB

文件格式:KDH

更新时间:2011-11-04 11:22:55

数字存储示波器,数字系统设计

1.数据采集系统设计。数据采集系统是数字存储示波器的核心部分,也是 它与模拟示波器的重要区别之所在,本文提出一种新型的智能仪器结构- DSP+FPGA结构。基于这种结构,采用实时和随机两种取样技术,实现5GSPS 最高等效采样率,100MHZ带宽的示波器。DSP+FPGA结构的最大特点是结构 灵活,有较强的通用性。 2.LCD显示控制电路实现。常用的LCD显示都采用一个专用显示控制芯 片,再由微处理器来控制显示。本文采用一种全新的显示控制方式,即直接用 FPGA产生LCD所需要的显示控制时序,控制数据的传输和显示。这样一方面避 免了再另加一个CPU和显示控制芯片,减少了成本,另一方面也简化了数据采集 系统结构。 3.波形显示软件设计。介绍采集到的数据在LCD上的多种再现方式,包 括SCAN模式、STOP模式、实时和随机取样下波形再现等。


网友评论

  • 就是一篇KDH格式的文档,打开听不方便的,不懂为什么不编辑成其他更通用的格式。