SOC系统的时钟和复位电路

时间:2012-06-14 09:22:39
【文件属性】:

文件名称:SOC系统的时钟和复位电路

文件大小:1.58MB

文件格式:PDF

更新时间:2012-06-14 09:22:39

:SOC,DPL!,DDR 时钟,数字小数分频器,TN4

论文 首 先 介绍了电视的发展历史,说明了当前电视面临从模拟到数字的转 变,从而得到更高的分辨率和抗噪声信能,另外对目前的数字电视分类做了说明。 同时,对SOC技术做了简单的介绍,以此引出技术的发展已经提供了将信源解码 集成到一块芯片的可能。电路的设计目的是使用尽可能少的资源(对应芯片面积 和片外期间)实现整个系统对多时钟的需求。 论 文随 后 根据设计目的对系统架进行了详细的设计,引入一些关键电路模 块:DPLL、DDRCLOCK、Dlglta1Fracti。na1Divider,并对这些电路实现的功 能做了说明。 接着 论 文 对每个子电路都进行了详细的基本工作原理的叙述,并结合着仿真 对所设计的电路的功能,性能做了仔细的论证。其中对部分模块做了误差分析与 横向比较。另外,各子电路在具体实现时的注意要点在论文中也做了详细说明。 随后 , 是 一个与时钟结构配合的复位电路的设计,同样结合仿真对设计的电 路功能,性能做了仔细的分析。 论文 最 后 讨论了使用本案中的时钟和复位电路对成本的控制以及竞争力的 提高都有很高的意义


网友评论

  • 不错,可以参考
  • 还好 就是比较老了