基于ADF4111的锁相环频率合成器设计

时间:2024-05-06 11:17:18
【文件属性】:

文件名称:基于ADF4111的锁相环频率合成器设计

文件大小:853KB

文件格式:PDF

更新时间:2024-05-06 11:17:18

锁相环 ADF4111 ADS仿真 ADIsimPLL

为得到性能优良、符合实际工程的锁相环频率合成器,提出了一种以ADI的仿真工具ADIsimPLL为基础,运用ADS(Advanced Design System 2009)软件的快速设计方法。采用此方法设计了频率输出为930~960 MHz的频率合成器。结果表明该频率合成器的锁定时间、相位噪声以及相位裕度等指标均达到了设计目标。


网友评论