基于FPGA的直接序列扩频发射机的设计与实现

时间:2013-04-05 13:15:34
【文件属性】:

文件名称:基于FPGA的直接序列扩频发射机的设计与实现

文件大小:1.8MB

文件格式:PDF

更新时间:2013-04-05 13:15:34

软件无线电 射频发射机

摘要: 本文以Altera 公司的FPGA 为硬件平台, 以MAX- PLUSII 为设计工具, 实现直接序列扩频(DSSS)发射机, 顶层采用图形设计方式, 各模块是基于Verilog HDL 设计的。本设计中待发射信息是以循环读ROM 的方式读取, 信道编码采用(2, 1, 7)卷积码, 扩频模块采用扩频长度255 的kasami 码, 极性变换模块为3bit 量化模式, 内插模块为每两比特间插入7bit , 输出滤波为16 阶的FIR 滤波器。文中给出了本设计实现的系统整体方框图, Verilog HDL 代码实现及其仿真结果。仿真结果表明本设计精确度高, 稳定且输出无毛刺。 关键字: FPGA; Ver ilog HDL; 直接序列扩频; 发射机 中图分类号: TP839 文献标识码: B


网友评论

  • 时钟部分程序没有完全给出 并且没有解扩部分的设计 卷积和扩频系统部分做的不错。仅供参考。