快速单精度浮点运算器的设计与实现 (2011年)

时间:2024-05-29 20:48:48
【文件属性】:

文件名称:快速单精度浮点运算器的设计与实现 (2011年)

文件大小:419KB

文件格式:PDF

更新时间:2024-05-29 20:48:48

自然科学 论文

浮点运算单元FPU(Floating-point Unit)在当前CPU的运算中地位越来越重要,论文中实现了一种基于FPGA的快速单精度浮点运算器。该运算器采用了流水线和并行计算技术,使得浮点数运算的速度有了显著的提高。在QUARTUSII 7.1系统上对运算器已仿真成功,结果表明它可以运行在40.5MHz时钟工作频率下,能快速准确地完成各种加、减、乘和除算术运算。


网友评论