基于FPGA的全流水双精度浮点矩阵乘法器设计 (2012年)

时间:2024-06-17 23:00:27
【文件属性】:

文件名称:基于FPGA的全流水双精度浮点矩阵乘法器设计 (2012年)

文件大小:604KB

文件格式:PDF

更新时间:2024-06-17 23:00:27

工程技术 论文

在数字通信、图像处理等应用领域中需要用到大量的矩阵乘法运算,并且它的计算性能是影响系统性能的关键因素.设计了一个全流水结构的并行双精度浮点矩阵乘法器以提高计算性能,并在Xilinx Virtex-5 LX155现场可编程门阵列(FPGA)上完成了方案的实现.乘法器中处理单元(PE)按阵列形式排列,在一个FPGA芯片上可集成10 个PE单元实现并行计算.为了提高工作频率,PE单元采用流水线结构,并运用C-slow时序重排技术解决了环路流水线上“数据相关冲突”的问题.仿真结果表明,该乘法器的峰值计算性能可达到


网友评论