基于FPGA的高速数字下变频系统设计

时间:2024-05-06 10:02:33
【文件属性】:

文件名称:基于FPGA的高速数字下变频系统设计

文件大小:729KB

文件格式:PDF

更新时间:2024-05-06 10:02:33

 数字下变频 并行NCO 多相滤波 DSP48

基于FPGA设计了一高速数字下变频系统,在设计中利用并行NCO和多相滤波相结合的方法有效的降低了数据的速率,以适合数字信号处理器件的工作频率。为了进一步提高系统的整体运行速度,在设计中大量的使用了FPGA中的硬核资源DSP48。Xilinx ISE14.4分析报告显示,电路工作速度可达360MHz。最后给出了在Matlab和ModelSim中仿真的结果,验证了各个模块以及整个系统的正确性。


网友评论