基于FPGA的高速图像采集系统设计

时间:2013-05-22 09:31:50
【文件属性】:
文件名称:基于FPGA的高速图像采集系统设计
文件大小:468KB
文件格式:DOCX
更新时间:2013-05-22 09:31:50
FPGA 高速图像采集 FPGA控制单元采用A1tera公司Cyclone II系列的EP2C5F256C6,主要由4个部分组成——主控模块、CMOS传感器接口、RAM控制器以及EZ—USB接口控制器。传感器接口负责完成SCCB时序控制,RAM控制器用于实现RAM读写与刷新操作的时序,USB接口模块完成主控模块与EZ—USB之间的数据读写;而主控模块负责对从EZ—USB部分接收过来的上位机命令进行解析,解析完命令后产生相应的信号控制各个对应模块,如CMOS传感器传输的图像格式、RAM的读写方式、突发长度等。

网友评论

  • 解释的很到位,对初学者的启发很大。
  • 很好的一篇图像采集的论文。主要讨论如何解决SDRAM读写时序问题。