文件名称:传统电子设计与EDA设计的比较
文件大小:180KB
文件格式:DOCX
更新时间:2022-04-25 13:44:23
传统电子设计
硬件描述语言(Hardware Deseription Language, HDL),就是该语言能够描迷电路的功能,伯号连接关系以及时序关系。在1987年底,IEEE将美国国防部开发的VHDL语吉确定为标准硬件描述语育,在1993年,IBEE对VIDL做了修订,公布T新版本的IDL《RPIEE 1076 1999 ,此后,VUDL在电子工程领域得到了广泛的应用,成为事实上的通用硬件描述语言。VHDL语言有以下特点: 1.功能强大: VHDL支持行为描述、结构描述和混合描述,能够满足各种复杂数字电路设计需求,同时还支持模拟仿真,可以通过软件验证设计的正确性。 2.通用性好: VHDL语言是工业标准,凡大型EDA软件都支持VHDL语言的设计环境,因此用VHDL编程的设计文件可通用于各种不同的设计工具。 3.重复使用性好: VHDL 语言的描述与具体生产工艺无关,变换不同的工作库便可适应不同的生产工艺。 4.可读性好: VHDL语言使用一种高级语言描述电子实体,集设计与说明于一体,容易理解。