文件名称:基于FPGA的多路抢答器设计与实现 (2010年)
文件大小:2.53MB
文件格式:PDF
更新时间:2024-05-12 17:10:03
自然科学 论文
在MAX+PLUSII软件平台的基A-E>基于VHDL语言及图形输入,采用FPGA技术设计了一款6路抢答器,同时,给出了抢答器系统的各个功能模块及对应模块具体电路图。通过对系统进行编译、仿真,并下载到FLEXIOK系列EPFIOK10LC84-4器件进行测试。结果表明:本设计能实现自锁和互锁,正确显示最先抢答的选手号码,并对答题时间进行30s的限时报警以及复位重新抢答功能。