文件名称:基于可编程逻辑的心率计设计
文件大小:30KB
文件格式:DOC
更新时间:2013-03-28 04:56:16
FPGA
介绍了一种基于现场可编程门阵列(FPGA)的数字式心率计。该仪器采用FPGA和VHDL语言实现时钟分频。波形变换。心率测量。告警控制及数码转换等功能,能够实时测量瞬时心率和平均心率,并能提供心率异常告警信息。该仪器使用元器件数量少。工作稳定可靠。显示直观,测量范围为20~200跳/分钟,测量误差小于1%。
文件名称:基于可编程逻辑的心率计设计
文件大小:30KB
文件格式:DOC
更新时间:2013-03-28 04:56:16
FPGA
介绍了一种基于现场可编程门阵列(FPGA)的数字式心率计。该仪器采用FPGA和VHDL语言实现时钟分频。波形变换。心率测量。告警控制及数码转换等功能,能够实时测量瞬时心率和平均心率,并能提供心率异常告警信息。该仪器使用元器件数量少。工作稳定可靠。显示直观,测量范围为20~200跳/分钟,测量误差小于1%。