mulitisim的仿真软件的测试多种芯片

时间:2019-01-25 13:11:39
【文件属性】:

文件名称:mulitisim的仿真软件的测试多种芯片

文件大小:1.02MB

文件格式:RAR

更新时间:2019-01-25 13:11:39

电子

1.用与非门74LS00和异或门74LS86设计一个1位二进制全加器 2.用或非门74LS02构成一个基本SR锁存器 3.用集成D触发器74LS74和异或门74LS86构成一个T触发器 4.用集成JK触发器74LS112设计一个同步的3进制计数器,要求写出详细的设计过程 5.用集成计数器74LS161和与非门电路74LS20采用反馈清零法设计一个模7的计数器 6.用集成计数器74LS161和与非门电路74LS20采用反馈置数法设计一个模8的计数器(要求显示后8种状态10001001…1010 1011 1100 1101 …11101111),要求画出状态图和逻辑电路图 7.用集成移位寄存器74LS194设计一个四进制计数器,四种状态显示为Q3Q2Q1Q0:00010010010010000001, 8.用集成3-8译码器74LS138和与非门电路74LS20实现逻辑函数Y = AB + AC + BC 9.用2个2-4译码器(1片集成芯片74LS139)和非门74LS04构成1个3-8译码器 10.用集成8选1数据选择器74LS151实现逻辑函数Y = AB + AC + BC,要求写出详细过程


【文件预览】:
测试
----八.用集成3-8译码器74LS138和与非门电路74LS20实现逻辑函数Y = AB + AC + BC.ms10(69KB)
----74LS151函数Y=AB+AC+BC,.ms10(62KB)
----模7反馈清零计数器1.ms10(71KB)
----实验六八进制反馈置零发初始值1000.ms10(76KB)
----AB+AC+BC.ms10(71KB)
----D触发器74LS74和异或门74LS86构成一个T触发器.ms10(76KB)
----移位寄存器74LS194设计一个四进制计数器.ms10 (Security copy)(101KB)
----移位寄存器74LS194设计一个四进制计数器.ms10(101KB)
----模7反馈清零计数器.ms10(69KB)
----4 JK触发器实现3进制计数.ms10(67KB)
----1位二进制全加器.ms10(80KB)
----九.用2个2-4译码器(1片集成芯片74LS139)和非门74LS04构成1个3-8译码器.ms10(113KB)
----JK触发器74LS112设计一个同步的3进制计数器.ms10(48KB)
----二、用或非门74LS02构成一个基本SR锁存器.ms10(58KB)

网友评论