文件名称:基于Verilog-A行为描述模型的PLL系统设计 (2004年)
文件大小:190KB
文件格式:PDF
更新时间:2024-05-28 20:22:31
工程技术 论文
分析了模拟硬件描述语言Verilog-A的特点,介绍了一种基于Verilog-AHDL行为模型的模拟电路自顶向下设计方法。这种方法适用于片上系统(SOC)模拟部分的设计。根据压控振荡器(VCO)和二阶无源低通滤波器(LPF)的数学模型,建立了它们基于Verilog-A的行为模型,并用该方法实现了包含中心频率为120 MHz 的VCO和截止频率为300.0 kHz 的LPF 在内的电荷泵锁相环系统设计。最后利用Cadence Spectre 仿真器对模型进行了验证及PLL系统级仿真。