EDA技术与VHDL 等精度测频原理的频率计

时间:2013-02-09 17:35:16
【文件属性】:
文件名称:EDA技术与VHDL 等精度测频原理的频率计
文件大小:412KB
文件格式:DOC
更新时间:2013-02-09 17:35:16
计数器 分频器 D触发器。 本次设计是一个等精度测频原理的频率计,能测出1~9999KHZ的频率,同时它能精确到4位小数点。它主要由D触发器、计数器、分频器等模块组成。其中最主要的部分是计数器,它的测频原理是在一定的闸门时间内测量被测信号的脉冲个数。各功能模块在QuartusⅡ软件中先由VHDL语言描述出,然后将其打包成可调用的元件,再利用原理图输入法将各模块按功能连接起来就得到顶层文件的原理图。这时,再进行时序仿真、引脚锁定之后,就编译下载至硬件中,选择正确的模式和各种设置后即可实现这次设计所要求的功能。

网友评论

  • 不错,多点注释更好
  • 有截图,有程序,程序完整,整体还可以。不过程序还是写得不够好,功能也不多,程序没有什么注释,程序模块不多,对我有一点点帮助,谢谢