文件名称:OFDM基带系统接收器中高性能Viterbi译码器的FPGA实现 (2011年)
文件大小:1019KB
文件格式:PDF
更新时间:2024-06-09 12:30:39
自然科学 论文
提出了一种应用于OFDM基带系统的高速Viterbi译码器的新结构,该译码器采用全并行结构以提高速度,采用矢量差的“1范数”代替欧氏距离作为软判决译码距离以减小硬件开销,以一种改进的归一化管理高效的解决了PMU单元的数据溢出问题,采用一种分块循环回溯算法以减少延时,并用Verilog语言具体实现.实验表明在该译码器以较少的资源实现了较快的速度,完全满足IEEE802.11a的协议标准,具有较高的实用价值.