文件名称:基于FPGA的增量式PID算法的设计与改进
文件大小:2.01MB
文件格式:PDF
更新时间:2021-01-07 04:59:49
FPGA
介绍了一种基于FPGA的用Veilog HDL语言设计的增量式PID控制器的设计方法, 并为了提高控制精度, 消除精差, 减少由于短时间内系统输出余量过大造成的偏差而引起系统较大的振荡, 因此增加了积分分离控制算法, 从而进一步提高了 PID 控制算法的稳定性和控制精度。
文件名称:基于FPGA的增量式PID算法的设计与改进
文件大小:2.01MB
文件格式:PDF
更新时间:2021-01-07 04:59:49
FPGA
介绍了一种基于FPGA的用Veilog HDL语言设计的增量式PID控制器的设计方法, 并为了提高控制精度, 消除精差, 减少由于短时间内系统输出余量过大造成的偏差而引起系统较大的振荡, 因此增加了积分分离控制算法, 从而进一步提高了 PID 控制算法的稳定性和控制精度。