文件名称:关于sopc设计实验指导特例
文件大小:3.12MB
文件格式:DOC
更新时间:2013-09-16 04:19:18
实验指导书
SOPC开发平台主芯片采用Altera Cyclone系列60万门、封装为P240的FPGA。板上SRAM最大512K×8Bit, FLASH最大为2M×8Bit。支持Niose II 32位微处理器IP和其它外围IP。核心板通过两个高速互连接口与扩展板相连。扩展板上资源丰富,接口涵盖了与计算机交互的绝大部分接口,能满足教学、学习与研究、电子设计大赛等需要。下面分别是各功能模块的介绍。