通过 UART 读写 SDRAM verilog 源代码, 附时序约束文件

时间:2013-10-30 15:25:14
【文件属性】:

文件名称:通过 UART 读写 SDRAM verilog 源代码, 附时序约束文件

文件大小:14KB

文件格式:RAR

更新时间:2013-10-30 15:25:14

SDRAM uart

通过 UART 的接口发送命令来读写 SDRAM 命令格式如下: 00 02 0011 1111 2222 00: 写数据 02: 写个数 0011: 写地址 1111 2222: 写数据, 是 16 bit, 每写完一个数据,向串口发送 FF 回应; 输出: FF FF 01 03 0044 01: 读sdram 03: 读的个数 0044: 读的地址 输出: xxxx xxxx xxxx sdram 在 0044 0045 0046 处的数据; sdram 使用的是 K4S161622D.pdf 系统时钟 25m, 通过 PLL 得到 SDRAM clk 100m sdram controller clk 100m, 前者相对后者2ns 相移


【文件预览】:
uart_recv.v
uart_clk.v
uart_send.v
sys_ctrl.v
pll_ctrl_syn.v
sdr_test_top.sdc
sdr_param.v
pll_ctrl_bb.v
sdr_ctrl.v
pll_ctrl.v
sdr_test_top.v
uio_ctrl.v

网友评论

  • 参考价值不大,还不如看看官方的资料
  • 看了不一定有用,根据自己的硬件型号来
  • 跟我的sdram不是同一个型号,没有使用~~~~~~~~~
  • 用官方的的控制器调好了,这个看看了,没有使用,不知道结果