FPGA读写SDRAM,代码均经过详细注释

时间:2015-10-03 12:25:45
【文件属性】:

文件名称:FPGA读写SDRAM,代码均经过详细注释

文件大小:2.06MB

文件格式:ZIP

更新时间:2015-10-03 12:25:45

SDRAM FPGA

众所周知,片上RAM是FPGA的宝贵资源。对于一些低端的FPGA芯片,其片上RAM实在是少的可怜,甚至不能存下一张图片。若要用FPGA实现图像处理,显然需要外部存储器。 而在外部存储器中,SDRAM的特点是速度快,价格低,但时序复杂。今天,主要介绍的就是使用FPGA读写SDRAM的实验。 文章最后,将会给出所有代码,代码均经过详细注释。 实验环境: 硬件环境: FPGA:Cyclone II 系列 FPGA片上RAM: 160000+bit SDRAM: 4 Banks x 1M x 16Bit , 100Mhz


【文件预览】:
SDRAM_Test
----datagene.v(4KB)
----stp1.stp(204KB)
----sdr_test.map.summary(481B)
----sdr_test.sta.summary(4KB)
----uart_tx.v(2KB)
----rdfifo.bsf(3KB)
----sdr_test.cdf(333B)
----sdfifo_ctrl.v(3KB)
----PLL_ctrl.cnxerr(208B)
----wrfifo.v(7KB)
----PLL_ctrl.cnx(9KB)
----sdr_test.pin(26KB)
----sdr_test.sof(235KB)
----wrfifo_bb.v(6KB)
----sdr_test.fit.smsg(513B)
----sdr_test.jdi(4KB)
----PLL_ctrl.qip(542B)
----sdr_test_assignment_defaults.qdf(41KB)
----clk_ctrl_bb.v(14KB)
----PLL_ctrl.bsf(4KB)
----clk_ctrl_inst.v(162B)
----wrfifo.bsf(3KB)
----sdram_top.v(3KB)
----sdr_test.v(5KB)
----wrfifo_inst.v(188B)
----rdfifo_waveforms.html(753B)
----sdram_ctrl.v(12KB)
----sdr_test.qsf(27KB)
----PLL_ctrl_bb.v(13KB)
----sdram_cmd.v(5KB)
----wrfifo.qip(446B)
----PLL_ctrl.v(17KB)
----wrfifo_waveforms.html(753B)
----sdr_para.v(3KB)
----PLL_ctrl.ppf(614B)
----rdfifo_inst.v(188B)
----rdfifo.v(7KB)
----sdr_test.done(26B)
----clk_ctrl.ppf(617B)
----sys_ctrl.v(2KB)
----sdr_test.sdc(20KB)
----PLL_ctrl_inst.v(162B)
----sdr_test.qpf(907B)
----调式记录()
--------process1.jpg(123KB)
--------work_state_r.jpg(100KB)
--------init_state_r.jpg(70KB)
--------sdfifo_ctrl_uut_sdffifoctrl.jpg(51KB)
--------process2.jpg(123KB)
--------rdack_2_9.bmp(1.91MB)
--------rdfifo_wave0.jpg(96KB)
--------1.jpg(441KB)
--------PLL_ctrl_wave0.jpg(782KB)
--------read_process.jpg(75KB)
--------write_process.jpg(77KB)
--------process3.jpg(122KB)
--------sdram_top_uut_sdramtop.jpg(71KB)
--------wrfifo_wave0.jpg(96KB)
--------rdack_0_7.bmp(1.91MB)
--------sdr_test.jpg(101KB)
----rdfifo.qip(445B)
----clk_ctrl.v(18KB)
----rdfifo_bb.v(6KB)
----PLL_ctrl_waveforms.html(862B)
----sdr_test.qws(532B)
----sdr_test.fit.summary(623B)
----sdram_wr_data.v(3KB)
----clk_ctrl.qip(456B)
----uart_speed_select.v(2KB)
----write_read.tbl(238KB)
----uart_ctrl.v(1KB)
FPGA读写SDRAM实验.pdf

网友评论

  • 学习先,不错不错
  • 很受益 谢谢了
  • 很不错的资料
  • 有点难度,学习下
  • 有注释,资源不错!
  • 代码看的懂,就是不太会实施
  • 看文字说明看的感觉挺明白的,可惜程序是Verilog语言的,我学的VHDL语言,看不大懂~
  • 学习中,应该会有帮助
  • 有注释,资源不错,还是比较复杂的,虽然没有验证,相信是可用的,感谢楼主分享。
  • 学习中,希望可以等到更多的信息
  • 谢谢楼主,本来是学习对ram的操作的 ,作为参考。
  • 代码看的懂,就是不太会实施,学习中
  • 学习了,很好的学习资料
  • 谢谢楼主,本来是学习对ram的操作的 ,作为参考。这个相对太难了
  • 学习中,内容如楼主所述