文件名称:高速电路的定义-算法设计与分析导论 李家同 中文版
文件大小:2.17MB
文件格式:PDF
更新时间:2024-06-23 13:10:37
利用Cadence Allegro PCB SI进行SI仿真分析.pdf
一、 高速数字电路的基本知识 1.1 高速电路的定义 高速电路有两个方面的含义,一是频率高,通常认为数字电路的频率达到或是超45MHZ 至50MHZ,而且工作在这个频率之上的电路已经占到了整个系统的三分之一,就称为高速 电路;二是从信号的上升与下降时间考虑,当信号的上升时小于6倍信号传输延时时即认为 信号是高速信号 1 。 此时考虑的与信号的具体频率无关.高速PCB的出现将对硬件人员提出更高的要求,仅 仅依靠自己的经验去布线,会顾此失彼,造成研发周期过长,浪费财力物力,生产出来的产 品不稳定。 高速电路设计在现代电路设计中所占的比例越来越大,设计难度也越来越高,它的解决 不仅需要高速器件,更需要设计者的智慧和仔细的工作,必须认真研究分析具体情况,解决 存在的高速电路问题.一般说来主要包括三方面的设计:信号完整性设计、电磁兼容设计、 电源完整性设计. 从广义上讲,信号完整性指的是在高速产品中有互连线引起的所有问题,它主要研究互 连线与数字信号的电压电流波形相互作用时其电气特性参数如何影响产品的性能。对于高速 PCB设计者来说,熟悉信号完整性问题机理理论知识、熟练掌握信号完整性分析方法、灵活 设计信号完整性问题的解决方案是很重要的,因为只有这样才能成为21世纪信息高速化的成 功硬件工程师。 1.2 高速 PCB 的设计方法 如图2.1是传统的设计方法,在最后测试之前,没有做任何的处理,基本都是依靠设计 者的经验来完成的。在对样机测试检验时才可以查找到问题,确定问题原因。为了解决问题, 很可能又要从头开始设计一遍。无论是从开发周期还是开发成本上看,这种主要依赖设计者 经验的方法不能满足现代产品开发的要求,更不能适应现代高速电路高复杂性的设计。所以 必须借助先进的设计工具来定性、定量的分析,控制设计流程。 图1.1 传统PCB设计方法 图1.2 Cadence的PCB设计方法