12位逐次逼近寄存器型ADC 转换器设计.doc

时间:2023-05-11 14:18:21
【文件属性】:
文件名称:12位逐次逼近寄存器型ADC 转换器设计.doc
文件大小:1.82MB
文件格式:DOC
更新时间:2023-05-11 14:18:21
adc SAR ADC其基本结构如图1所示,包括采样保持电路(S/H)、比较器(COMPARE)、数/模转换器(DAC)、逐次逼近寄存器(SAR REGISTER)和逻辑控制单元(SAR LOGIC)。模拟输入电压VIN由采样保持电路采样并保持,为实现二进制搜索算法,首先由SAR LOGIC控制N位寄存器设置在中间刻度,即令最高有效位MSB为“1”电平而其余位均为“0”电平,此时数字模拟转换器DAC输出电压VDAC为0.5VREF,其中VREF为提供给ADC的基准电压。由比较器对VIN和VDAC进行比较,若VIN>VDAC,则比较器输出“1”电平,N位寄存器的MSB保持“1”电平;反之,若VIN 立即下载

网友评论