文件名称:基于FPGA的高速多通道实时同步采集传输系统的设计与实现 (2013年)
文件大小:1.51MB
文件格式:PDF
更新时间:2024-06-01 23:04:19
工程技术 论文
鉴于传统的多导联脑电图机双核控制采集系统中主控器ARM与SDRAM及FPGA的通讯流程繁琐重复,传输效率低,数据吞吐量小等缺陷,提出了一种基于FPGA的高速多通道实时同步采集系统方案,将缓存SDRAM交由FPGA控制并通过程序将其“内部FIFO化”,通过SDRAM前后两对FIFO的乒乓操作实现SDRAM的异步时钟同时读写,保证FPGA与ARM接口处数据的不间断,并通过简洁严谨的并行接口协议实现FPGA和ARM的高效率通信,最终将FPGA和SDRAM从物理上等效成一块“可自动采集数据的SDRAM”.测试表明