文件名称:SEED-HPS6455板卡平台的原理图-TMS320C6455-千兆以太网口-srio
文件大小:5.56MB
文件格式:PDF
更新时间:2022-11-16 03:18:27
TMS320C6455 千兆太网口 Rapid IO XC5VSX50T
SEED-HPS6455作为一款高性能数字信号处理平台,为您提供了丰富的运算资源和高 速接口资源,以适应雷达信号处理、卫星通信系统、软件无线电、高速宽带数据传输等应用 对大数据量信号处理实时性、精度以及高速传输的苛刻要求。同时,HPS6455还可以作为 一款DSP+FPGA的参考设计,完备的硬件原理图和例程为您的设计提供了可靠的参考,缩 短您产品的上市时间。 SEED-HPS6455的主要特点有: DSP处理器:TMS320C6455BZTZ2,主频1200MHz; FPGA:XC5VSX50T,封装FFG1136; 64位160MHz的总线连接FPGA与DSP实现高达10Gbit的带宽; 两片105M ADC AD6645(14位),组成2路模拟输入; 一片160M/400M DAC AD9777(16位),支持2路模拟输出; 一片正交调制器AD8345; 低抖动锁相环CDCE62005支持5路LVDS/LVPECL输出; 2路RS232接口,DB9连接器; FLASH存储器: S29GL128,128Mb,采用8bit模式; DDR2-667 SDRAM 存储器:4片MT47H64M16-3,共4Gb(最大兼容8Gb); 支持ESAM(SLE66C161PE); SPI FLASH:AT45DB321D,32Mb,用于存放FPGA的程序; I2C EEPROM :256Kb AT24C256BN与DSP相连; PCI 33/66接口; 10/100/1000M自适应网络接口(1G PHY:VSC8641XKO)。 64位EMIF连接FPGA和DSP; x4 RAPID IO连接FPGA和DSP; McBSP连接FPGA和DSP; 16路带缓冲差分GPIO; SMA外部数字输入 SMA外部时钟输入 SMA外部中频输入 JTAG调试接口;