基于EDA技术的多功能数字时钟的ASIC设计

时间:2012-06-19 10:43:16
【文件属性】:

文件名称:基于EDA技术的多功能数字时钟的ASIC设计

文件大小:262KB

文件格式:PDF

更新时间:2012-06-19 10:43:16

EDA 数字时钟 ASIC设计

采用EDA技术设计了一个在FPGA芯片上实现的数字时钟,它可以显示年、月、日、时、分、秒、星期,并且可以设定闹钟和整点报时.数字时钟的输入设备是一个4×4的编码键盘,输出设备是用于显示的15个七段数码管、若干LED指示灯及蜂鸣器,数字时钟的内部功能模块可以分为三个部分:综合计时电路、显示控制电路、调整控制电路.其中综合计时电路用于完成各种计时功能,显示控制电路用于完成计时结果的显示,调整控制电路用于调整计时系统的有关参数.


网友评论

  • 这个设计方案是可行的,相对来说也比较详细,还是不错的