sdram verilog 仿真模型

时间:2021-10-27 10:35:48
【文件属性】:

文件名称:sdram verilog 仿真模型

文件大小:12KB

文件格式:ZIP

更新时间:2021-10-27 10:35:48

sdram verilog 仿真模型 fpga

在使用fpga设计sdram控制器时,可以通过官方的sdram仿真模型对verilog HDL设计的sdram控制器进行仿真,仿真可以得到相应的输出信息,比如初始化进度。本资源为镁光官方的仿真模型,需要修改.vh文件为.h,然后在sdr文件中也把.vh修改成.h,最后在新的.h文件中加入你的sdram的型号,比如`define sg6a `define den128Mb `define x16 将sdr文件添加到仿真模型,下面是仿真的初始化部分的运行结果。 # Note : Cyclone IV E PLL locked to incoming clock # Time: 60.0 ns Instance: top_tb.top.PLL.altpll_component.cycloneiii_pll.pll3 # top_tb.sdr : at time 200465.0 ns AREF : Auto Refresh # top_tb.sdr : at time 200565.0 ns AREF : Auto Refresh # top_tb.sdr : at time 200665.0 ns LMR : Load Mode Register # top_tb.sdr : CAS Latency = 2 # top_tb.sdr : Burst Length = 8 # top_tb.sdr : Burst Type = Sequential # top_tb.sdr : Write Burst Mode = Programmed Burst Length


【文件预览】:
sdr_parameters.vh
sdr_module.v
test.v
readme.txt
sdr.v

网友评论