高灵敏度GPS接收机载波跟踪环路的设计优化与实现 (2011年)

时间:2021-05-20 14:12:45
【文件属性】:
文件名称:高灵敏度GPS接收机载波跟踪环路的设计优化与实现 (2011年)
文件大小:432KB
文件格式:PDF
更新时间:2021-05-20 14:12:45
自然科学 论文 基于高灵敏度GPs基带信号处理器,设计优化并实现了GPs载波跟踪环路。为了提高跟踪灵敏度,对鉴相器的性能、环路误差、环路参数进行了分析优化,并采用锁频环辅助锁相环结构,同时对于需要多个乘法器、除法器的模块采用分时共享技术,降低了资源消耗减小芯片面积。用verilog硬件描述语言实现了所设计的载波跟踪环路,在Modelsim中完成了R11L级代码的逻辑和功能仿真,搭建了FPGA开发板验证平台,并使用GPs L1波段信号源进行性能测试。测试结果表明所设计的载波跟踪环路可达到25dB-Hz的跟踪灵敏度。单通道载

网友评论