Verilog 模块参数重定义(转)

时间:2024-04-09 15:33:27

Verilog重载模块参数:

当一个模块引用另外一个模块时,高层模块可以改变低层模块用parameter定义的参数值,改变低层模块的参数值可采用以下两种方式:

1)defparam 重定义参数
语法:defparam path_name = value ;
低层模块的参数可以通过层次路径名重新定义,如下例:

module top ( .....)
input....;
output....;
defparam U1 . Para1 = ;
M1 U1 (..........);
endmodule module M1(....);
parameter para1 = ;
input...;
output...;
......
endmodule

在上例中,模块M1参数 para1 的缺省值为5,而模块top实例了M1后将参数的值改为10。

2) 实例化时传递参数
在这种方法中,实例化时把参数传递进去,如下例所示:

module top ( .....)
input....;
output....;
M1 #( ) U1 (..........);
endmodule

在该例中,用#( 10 )修改了上例中的参数para1,当有多个参数时,用逗号隔开,如#( 10 , 5 )

defparam可综合性问题:一般情况下是不可综合的.
提示:不要使用defparam语句!

[例1]
module mod ( out, ina, inb);

parameter cycle = , real_constant = 2.039,
file = "/user1/jmdong/design/mem_file.dat";

endmodule module test;

mod mk(out,ina,inb); // 对模块mod的实例引用
defparam mk.cycle = , mk.file = "../my_mem.dat";
// 参数的传递

endmodule
[例2]
module mod ( out, ina, inb);

parameter cycle = , real_constant = 2.039,
file = "/user1/jmdong/design/mem_file.dat";

endmodule module test;

mod # (, 3.20, "../my_mem.dat") mk(out,ina,inb);
// 对模块mod的实例引用

endmodule

建议用此方法!