1、为什么要使用Makefile?(一劳永逸)
2、Makefile构成
1)规则:用于说明如何生成目标文件,规则的格式如下:
targets:prerequisites
[TAB]command
目标 依赖 命令(可以有多个依赖和命令,也可以有多个规则,但同一个规则只有一个目标)
特别提示:命令前需要使用【TAB】键隔开
例如:
all: led.o
arm-linux-ld -Tled.lds -o led.elf led.o
arm-linux-objcopy -O binary led.elf led.bin
led.o : led.S
arm-linux-gcc -g -o led.o -c led.S
.PHONY: clean
clean:
rm *.o led.elf led.bin
2)伪目标(没有依赖)
关键字:.PHONY
例如:(伪目标完成清理工作)
.PHONY: clean
clean:
rm *.o led.elf led.bin
3)最终目标
第一条规则的目标就是最终目标,上面的all就是最终目标。
规则执行顺序(根据依赖文件):
make后面可以接上依赖文件,只执行这个依赖文件的规则。然后再使用make就执行其他剩余的规则。
4)变量(起一个简化的作用)
(1)在同一个makefile中,多次出现同样的文件,可以使用变量代替:
注意obj变量可以随便定义,但左右两边不能有空格。在使用这个变量的时候,有特定的格式,用符号$。如上图。
(2)在makefile中,用户除了可以自己定义变量外,还可以使用系统中已经定义好的默认变量。
5)通用规则
当一个makefile中有许多类似的规则时,如果将这些规则合并为一条通用规则?
修改之前:
修改之后:(用%代替)
3、makefile使用技巧
1)去回显
红方框中就是回显:
去掉方法:在对应的命令前加一个@。
2)更改Makefile的名字
[root@local lesson1]# mv Makefile makefile(大写的M和小写的m,make都能默认执行)
[root@local lesson1]# mv Makefile file(如果改为file,make不能识别,能识别的方法就是叫上 -f file)