ZYNQ-7000 最小系统的搭建

时间:2024-03-23 09:17:28

1 最小系统分析

  • 注意:这里的最小系统指裸机情况下的,此时没有操作系统运行。
  • 我们的最小系统需要DDR控制器和UART串口控制器、网口控制器、QFLASH控制器、SD控制器。DDR控制器已经与zynq芯片连接死,而UART串口控制器、网口控制器、QFLASH控制器、SD控制器通过MIO与外部串口连接。
    ZYNQ-7000 最小系统的搭建
  • 搭建好的最小系统如下图所示,FCLK_CLK_0是PS的输出时钟,可以给PL部分使用
    ZYNQ-7000 最小系统的搭建
  • 修改时钟配置。PS输入时钟设置为33.333333MHZ,CPU PLL时钟设置为666.666666MHZ,PL Fabric Clocks-FCLK_CLK0:100MHZ 这个时钟可以用于提供给PLL使用。
    ZYNQ-7000 最小系统的搭建
  • PS内存配置。根据PS端挂载的内存芯片型号选择。
    ZYNQ-7000 最小系统的搭建
  • 设置外设接口。选中URAT1,并修改Bank的电压设置。Bank0 IO Voltage为LVCMOS3.3VBank1 IO Voltage为LVCMOS1.8V。
    ZYNQ-7000 最小系统的搭建
    ZYNQ-7000 最小系统的搭建
  • QSPI FLASH配置
    ZYNQ-7000 最小系统的搭建
  • 以太网配置
    ZYNQ-7000 最小系统的搭建
  • SD配置
    ZYNQ-7000 最小系统的搭建
  • UART配置
    ZYNQ-7000 最小系统的搭建
  • Generate Output Products后,Create HDL Wrapper。生成bitstream后导出硬件,然后Lanch SDK。
  • 最小系统搭建完毕,导出了hdf文件。SDK通过该文件可以获知我们硬件上的控制器或IP核的地址配置等信息。在SDK中就可以进行裸机程序的开发了。