关于以太网口差分对layout的疑问 (cadence 静态相位检查的理解:static sphase 和仿真频率有关,即和信号频率有关系的???? )
画千兆以太网接口,有4组差分对,每对静态相位误差设置的是5mil;同时这几组差分对相互之间有等长约束。粗略的连好之后准备绕线,现有如下问题:
1.如何绕线使静态相位误差符合要求?目前我使用Delay tune指令,在单线模式下对其中一根线绕1倍线宽间距的蛇形走线。就像这样:
这样操作可以吗?
2.上述操作过程中,我都是盯着状态栏的SPhase去做的,当变为绿色则停下来。此时静态相位误差应该是符合设置要求的。
此时去查看match group,发现这对差分线长度差值不止5mil:
这说明静态相位误差并不代表两根线的绝对长度的容差?
3.当我将每对差分线的静态相位误差都调好之后,发现没有空间给我去绕等长了。这时候咋整?
4.原理图上对这块做了抗浪涌设计,要求8跟线都接到保护器件上:
这时候4对差分线的每一根,其路径不仅有芯片到接口,还有接口到保护器件。约束管理器在计算静态相位误差时,会把后者也算上。(但其实这好像是不必要的,因为保护器件就相当于是一个集成的放电管,将每一跟信号线都接到地),这时候该怎么办呢?
5.因为RJ45母座的接口引脚排布的原因,有一对差分线走线不耦合长度太大,这样在调静态相位误差时很费力啊,针对这种情况该怎么处理呢?
有用的回答:
1.这样操作是可以的,其实差分线对线耦合度的要求远远低于等长要求的,等长优先级最高
2、相位误差取决于设定仿真的频率值,实际中差分线频率一致,应已实际等长为准
3、优先考虑等长,不要过分关注静态误差
4、目前已经有集成网络变压器的网口,可以直接采用,这样就无需考虑这个问题
5、参考前面的建议