求教读写PHY DP83848驱动问题

时间:2021-04-28 22:19:07
大家好,我手头有一个LPC2368+DP83848的平台,要用这个板子实现RJ45网口的通信,现在编写DP83848遇到严重问题,RL—ARM里有比较完整的代码


原谅我贴了很多代码,如果您懒得看,请看我的简短描述

这份代码首先把LPC2368的mac控制器上电,然后配置各种寄存器,他的精髓是通过readPHY和writePHY两个函数来控制PHY,代码里一些如PCONP这样的都是定义的宏,代表了一个寄存器地址。现在的问题是这样的,当然,keil生成了arm芯片LPC2368的启动代码,然后执行下面的代码,但是当代码执行到红色部分的时候,问题来了,我用jlink竟然发现id1和id2里面什么都没有,可事实绝不应该是这样的,这两个变量时从PHY的物理寄存器里读出值,这里一定不是全0,有数据的。。。请高手指点一二,多谢指教!!!


void init_ethernet (void) 
{
   /* Initialize the EMAC ethernet controller. */
   U32 regv,tout,id1,id2;
   /* Power Up the EMAC controller. */
   PCONP |= 0x40000000;

   /* Enable P1 Ethernet Pins. */
   if (MAC_MODULEID == OLD_EMAC_MODULE_ID) 
   {
      /* For the first silicon rev.'-' ID P1.6 should be set. */
      PINSEL2 = 0x50151105;
   }
   else 
   {
      /* on rev. 'A' and later, P1.6 should NOT be set. */
      PINSEL2 = 0x50150105;
   }

   /* Reset all EMAC internal modules. */
   MAC_MAC1 = MAC1_RES_TX | MAC1_RES_MCS_TX | MAC1_RES_RX | MAC1_RES_MCS_RX |
              MAC1_SIM_RES | MAC1_SOFT_RES;
   MAC_COMMAND = CR_REG_RES | CR_TX_RES | CR_RX_RES;

   /* A short delay after reset. */
   for (tout = 100; tout; tout--);

   /* Initialize MAC control registers. */
   MAC_MAC1 = MAC1_PASS_ALL;
   MAC_MAC2 = MAC2_CRC_EN | MAC2_PAD_EN;
   MAC_MAXF = ETH_MAX_FLEN;
   MAC_CLRT = CLRT_DEF;
   MAC_IPGR = IPGR_DEF;

   /* Enable Reduced MII interface. */
   MAC_COMMAND = CR_RMII | CR_PASS_RUNT_FRM;

   /* Reset Reduced MII Logic. */
   MAC_SUPP = SUPP_RES_RMII;
   for (tout = 100; tout; tout--);
   MAC_SUPP = 0;

   /* Put the DP83848C in reset mode */
   write_PHY (PHY_REG_BMCR, 0x8000);

   /* Wait for hardware reset to end. */
   for (tout = 0; tout < 0x100000; tout++) 
   {
      regv = read_PHY (PHY_REG_BMCR);
      if (!(regv & 0x8800)) 
  {
         /* Reset complete, device not Power Down. */
         break;
      }
   }

   /* Check if this is a DP83848C PHY. */
   id1 = read_PHY (PHY_REG_IDR1);
   id2 = read_PHY (PHY_REG_IDR2);
   if (((id1 << 16) | (id2 & 0xFFF0)) == DP83848C_ID) 
   {
      /* Configure the PHY device */
#if defined (_10MBIT_)
      /* Connect at 10MBit */
      write_PHY (PHY_REG_BMCR, PHY_FULLD_10M);
#elif defined (_100MBIT_)
      /* Connect at 100MBit */
      write_PHY (PHY_REG_BMCR, PHY_FULLD_100M);
#else
      /* Use autonegotiation about the link speed. */
      write_PHY (PHY_REG_BMCR, PHY_AUTO_NEG);
      /* Wait to complete Auto_Negotiation. */
      for (tout = 0; tout < 0x100000; tout++) 
  {
         regv = read_PHY (PHY_REG_BMSR);
         if (regv & 0x0020) 
 {
            /* Autonegotiation Complete. */
            break;
         }
      }
#endif
   }

   /* Check the link status. */
   for (tout = 0; tout < 0x10000; tout++) 
   {
      regv = read_PHY (PHY_REG_STS);
      if (regv & 0x0001) 
  {
         /* Link is on. */
         break;
      }
   }

   /* Configure Full/Half Duplex mode. */
   if (regv & 0x0004) 
   {
      /* Full duplex is enabled. */
      MAC_MAC2    |= MAC2_FULL_DUP;
      MAC_COMMAND |= CR_FULL_DUP;
      MAC_IPGT     = IPGT_FULL_DUP;
   }
   else 
   {
      /* Half duplex mode. */
      MAC_IPGT = IPGT_HALF_DUP;
   }

   /* Configure 100MBit/10MBit mode. */
   if (regv & 0x0002) 
   {
      /* 10MBit mode. */
      MAC_SUPP = 0;
   }
   else
   {
      /* 100MBit mode. */
      MAC_SUPP = SUPP_SPEED;
   }

   /* Set the Ethernet MAC Address registers */
   MAC_SA0 = ((U32)own_hw_adr[1] << 8) | (U32)own_hw_adr[0];
   MAC_SA1 = ((U32)own_hw_adr[3] << 8) | (U32)own_hw_adr[2];
   MAC_SA2 = ((U32)own_hw_adr[5] << 8) | (U32)own_hw_adr[4];

   /* Initialize Tx and Rx DMA Descriptors */
   rx_descr_init();
   tx_descr_init();

   /* Receive Broadcast and Perfect Match Packets */
   MAC_RXFILTERCTRL = RFC_UCAST_EN | RFC_BCAST_EN | RFC_PERFECT_EN;

   /* Enable EMAC interrupts. */
   MAC_INTENABLE = INT_RX_DONE | INT_TX_DONE;

   /* Reset all interrupts */
   MAC_INTCLEAR  = 0xFFFF;

   /* Enable receive and transmit mode of MAC Ethernet core */
   MAC_COMMAND  |= (CR_RX_EN | CR_TX_EN);
   MAC_MAC1     |= MAC1_REC_EN;

   /* Configure VIC for EMAC interrupt. */
   VICVectAddr21 = (U32)interrupt_ethernet;
}


static U16 read_PHY (U32 PhyReg) 
{
   /* Read a PHY register 'PhyReg'. */
   U32 tout;

   MAC_MADR = DP83848C_DEF_ADR | PhyReg;
   MAC_MCMD = MCMD_READ;

  /* Wait until operation completed */
   tout = 0;
   for (tout = 0; tout < MII_RD_TOUT; tout++) 
   {
      if ((MAC_MIND & MIND_BUSY) == 0) 
  {
         break;
      }
   }
   MAC_MCMD = 0;
   return (MAC_MRDD);
}


static void write_PHY (U32 PhyReg, U16 Value) 
{
   /* Write a data 'Value' to PHY register 'PhyReg'. */
   U32 tout;

   MAC_MADR = DP83848C_DEF_ADR | PhyReg;
   MAC_MWTD = Value;

   /* Wait utill operation completed */
   tout = 0;
   for (tout = 0; tout < MII_WR_TOUT; tout++) 
   {
      if ((MAC_MIND & MIND_BUSY) == 0) 
  {
         break;
      }
   }
}

10 个解决方案

#1


该回复于2010-12-03 11:16:30被版主删除

#2


我遇到的问题同你一样。期待中。。。

#3


该回复于2010-12-06 08:49:26被版主删除

#4


楼上的,我一看就知道你在做电力行业的,要么就是集中器,要么就是采集器。
我给您一个建议,那个竞争压力很大,你用DP83848,成本超贵。所以建议你用DM9161CEP,才几块钱。
有兴趣,加我的Q1604206301。我发一个参考设计你!

#5


PHY芯片和你的CPU之间应该是通过MDIO/MDC管脚连接的,你遇到的问题应该是MDIO的操作失败所致
可以先看看硬件电路设计是否正确,比如MDIO一般是OC,需要电阻上拉
再检查PHY读写函数的代码是否正确

实际上PHY芯片的硬件管脚默认配置都可以设为自动协商+MII接口,所以也可以直接把以太网驱动中对PHY的初始化和判断都跳过去,物理层和MAC一样能连通

NS的PHY芯片的优点是有工业级温度的产品,*的芯片一般都没有,在工控领域有时必须用工业级芯片

#6


关注,在写NS类似PHY的驱动,但是没有可以参考的流程。

#7


感谢楼上几位的帮助,很抱歉我这个月出差了没及时结贴

#8


解决了,哪里出的问题,怎么莫名其妙的就结贴了

#9


我的还没有解决啊 ,怎么能这样呢  !

#10


jsee啊

#1


该回复于2010-12-03 11:16:30被版主删除

#2


我遇到的问题同你一样。期待中。。。

#3


该回复于2010-12-06 08:49:26被版主删除

#4


楼上的,我一看就知道你在做电力行业的,要么就是集中器,要么就是采集器。
我给您一个建议,那个竞争压力很大,你用DP83848,成本超贵。所以建议你用DM9161CEP,才几块钱。
有兴趣,加我的Q1604206301。我发一个参考设计你!

#5


PHY芯片和你的CPU之间应该是通过MDIO/MDC管脚连接的,你遇到的问题应该是MDIO的操作失败所致
可以先看看硬件电路设计是否正确,比如MDIO一般是OC,需要电阻上拉
再检查PHY读写函数的代码是否正确

实际上PHY芯片的硬件管脚默认配置都可以设为自动协商+MII接口,所以也可以直接把以太网驱动中对PHY的初始化和判断都跳过去,物理层和MAC一样能连通

NS的PHY芯片的优点是有工业级温度的产品,*的芯片一般都没有,在工控领域有时必须用工业级芯片

#6


关注,在写NS类似PHY的驱动,但是没有可以参考的流程。

#7


感谢楼上几位的帮助,很抱歉我这个月出差了没及时结贴

#8


解决了,哪里出的问题,怎么莫名其妙的就结贴了

#9


我的还没有解决啊 ,怎么能这样呢  !

#10


jsee啊